NI LabVIEW FPGA v.8.61
BIN | 687,2 mb/767.6 mb | 5% recovery
BIN | 687,2 mb/767.6 mb | 5% recovery
Erstellung individueller I/O-Hardware ohne VHDL-Programmierung und Entwicklung von Platinen
Implementierung benutzerspezifischer Timing-Funktionen und Trigger-Logik mit einer Auflösung von 25 ns
Grafische Konfiguration von FPGAs auf RIO-Zielgeräten von NI
Simultane und deterministische Ausführung mehrerer Tasks
Definition benutzerspezifischer Steuer- und Regelalgorithmen mit Schleifenfrequenzen bis zu 40 MHz
No comments:
Post a Comment